http://m.casecurityhq.com 2022-04-28 17:13 來源:益萊儲(chǔ)
—— 益萊儲(chǔ)為PCIe 5.0開發(fā)客戶提供預(yù)算靈活、快速供貨的測(cè)試方案
讓PCIe總線保證足夠的帶寬、供電也成為了不斷追求的目標(biāo),對(duì)更高速度的需求推動(dòng)了標(biāo)準(zhǔn)機(jī)構(gòu)定義下一代PCI Express,PCIe 5.0速度從PCIe 4.0 的16GT /s翻倍至32 GT /s ;到了剛發(fā)布的PCIe 6.0,實(shí)現(xiàn)了帶寬速率全面翻倍,而且PCIe 6.0對(duì)底層信令進(jìn)行了改進(jìn)。
是德科技剛剛發(fā)布了針對(duì)PCIe 5.0/6.0的完整測(cè)試方案,至此能夠提供全方位的物理層測(cè)試解決方案,成為目前僅有的完整提供從建模、仿真、互連參數(shù)表征、Tx、PLL 和 Rx 測(cè)試解決方案的公司。通過是德科技租賃合作伙伴益萊儲(chǔ)/Electro Rent的聯(lián)合支持,客戶可以以測(cè)試儀器購(gòu)買價(jià)格的一小部分、找到最新的產(chǎn)品,并以最快的速度獲得。在最近跟需要PCIe 5.0測(cè)試方案的客戶的互動(dòng)中,我們深切感受到來自客戶的急迫需求和對(duì)我們服務(wù)的欣慰,同心協(xié)力幫助客戶贏得未來市場(chǎng)先機(jī)。
向下一代PCIe標(biāo)準(zhǔn)的演進(jìn)
PCI Express 5.0代表了使用非歸零(NRZ)信令的最新PCI標(biāo)準(zhǔn),速度從PCIe 4.0 的16GT /s翻倍至32 GT /s,PCIe 5.0標(biāo)準(zhǔn)在2019年完成。為了應(yīng)對(duì)日益增長(zhǎng)的高性能計(jì)算、人工智能加速器、高性能存儲(chǔ)等快速發(fā)展的需求,PCI-SIG著手開發(fā)制定下一代PCIe 6.0規(guī)范,PCIe 6.0 v1.0版本規(guī)范上已于2022年1月正式發(fā)布。
PCIe 6.0擁有了超低延遲、超高帶寬、超快速率,而且PCIe 6.0對(duì)底層信令進(jìn)行了改進(jìn),也是PCIe 歷史上改進(jìn)最大的一次。通過PCIe鏈路速度提升一倍,PCIe 6.0在實(shí)際上獲得了帶寬速率全面翻倍的效果,x1通道從4GB/s提升到了8GB/s,x16通道則一直擴(kuò)展到了單向128GB/s,雙向達(dá)到256GB/s。這相當(dāng)于設(shè)備可以使用更少的通道數(shù)量,達(dá)到更高的速率,從而獲得實(shí)現(xiàn)降低硬件成本效果。
雖然PCIe 6.0相關(guān)標(biāo)準(zhǔn)已經(jīng)發(fā)布,但不可否認(rèn)從消費(fèi)者市場(chǎng)來看,PCIe 5.0市場(chǎng)還處于早期階段。大部分消費(fèi)者還停留在PCIe 4.0,主要是因?yàn)槟壳爸С諴CIe 5.0的產(chǎn)品價(jià)格都十分高昂,對(duì)消費(fèi)者而言,PCIe 4.0并不會(huì)影響工作和游戲體驗(yàn),因此PCIe 5.0的普及率還比較低。不過PCIe 5.0相關(guān)產(chǎn)品的測(cè)試驗(yàn)證正在火熱進(jìn)行中。
新一代PCIe 5.0測(cè)試的挑戰(zhàn)
PCIe 5.0測(cè)試挑戰(zhàn)隨著速度翻倍而增加,最大挑戰(zhàn)來自于通道長(zhǎng)度,信號(hào)速度越快,在PC板上傳輸?shù)男盘?hào)載頻越高。有兩類物理?yè)p傷會(huì)限制工程師傳輸PCIe信號(hào)的預(yù)期距離:一個(gè)是通道的衰減,一個(gè)是由于管腳、連接器、通孔和其他結(jié)構(gòu)中發(fā)現(xiàn)的阻抗不連續(xù)而在通道內(nèi)發(fā)生的反射。
PCIe 5.0規(guī)范使用的信道在16 GHz時(shí)衰減為-36分貝,16 GHz的頻率代表32 GT/s數(shù)字信號(hào)的奈奎斯特頻率。例如,當(dāng)PCIe 5.0信號(hào)開始時(shí),它可能具有800 mV的典型峰間電壓。然而,在通過建議的-36分貝通道后,就找不到任何與睜開眼睛的相似之處。只有通過應(yīng)用基于發(fā)射機(jī)的均衡(去加重)和接收機(jī)均衡(CTLE和DFE的組合),PCIe 5.0信號(hào)才能通過系統(tǒng)通道并被接收機(jī)準(zhǔn)確地解釋。
對(duì)于PCIe 5.0信號(hào),眼睛高度的最低預(yù)期為10 mV(均衡后)。即使有一個(gè)近乎完美的低抖動(dòng)發(fā)射器,信道的顯著衰減也會(huì)降低信號(hào)振幅,以至于由反射和串?dāng)_引起的任何其他類型的信號(hào)損傷都會(huì)關(guān)閉可恢復(fù)眼。
為了幫助確保支持PCIe 5.0的產(chǎn)品取得成功,是德科技積極提供測(cè)試解決方案。在物理層系統(tǒng)仿真、物理層互連以及發(fā)射端(Tx)和接收端(Rx)測(cè)試基礎(chǔ)上,又最新增加了PCIE5.0協(xié)議分析測(cè)試方案,至此能夠提供從設(shè)計(jì)仿真到物理層再到協(xié)議層的測(cè)試和驗(yàn)證。
UXR+M8040 PCIe 5.0測(cè)試升級(jí)平臺(tái)
是德科技UXR0334A+M8040A 實(shí)現(xiàn)了PCIe 5.0高速接口測(cè)試平臺(tái)升級(jí),這也是益萊儲(chǔ)客戶最近的熱門需求。
信號(hào)進(jìn)入示波器后,經(jīng)過模擬前端包括衰減器、放大器、采樣器,再進(jìn)入到 ADC,示波器中所使用的半導(dǎo)體工藝、封裝設(shè)計(jì)、互連設(shè)計(jì),ADC 的垂直有效位數(shù)等的差異,會(huì)導(dǎo)致信噪比會(huì)存在差距。所以,降低儀器底噪、提升 ADC 的位數(shù)會(huì)為提升測(cè)量精度帶來非常大的幫助,在足夠采樣率的條件下,這些性能超過了采用更高采樣率對(duì)測(cè)量結(jié)果的影響。
圖1 示波器前端信號(hào)采集鏈路
基于 InP HB2C 工藝 MMIC 前端、多芯片三維封裝互連和 10bit ADC UXR系列示波器在 PCIe 5.0 的基于 1e-12 條件下的眼高、眼寬、TJ 等結(jié)果有明顯更高的裕量。以33GHz帶寬的UXR0334A示波器為例,在相同垂直滿量程的條件下,UXR的底噪指標(biāo)是同行33GHz帶寬示波器的一半水平。
另外從測(cè)量方法上來說,垂直刻度的設(shè)定會(huì)影響到測(cè)量的信噪比,測(cè)量時(shí)有一點(diǎn)比較重要的是,要優(yōu)化垂直刻度,讓信號(hào)盡量充滿垂直滿量程,這樣會(huì)達(dá)到最佳的測(cè)量信噪比。從下表中可以看到,在相同的測(cè)試條件下:使用 M8040A誤碼儀,加入一定的壓力,經(jīng)過 PCIe 5.0 Base夾具構(gòu)建的36dB的損耗,設(shè)置相同的 Preset P9,使用相同的接收 CTLE DC Gain 10dB,示波器都優(yōu)化調(diào)整了垂直刻度。
M8040A 高性能 BERT 是一款高度綜合的比特誤碼率測(cè)試儀(BERT),M8040A 專為研發(fā)和測(cè)試工程師設(shè)計(jì),幫助他們表征芯片、器件、收發(fā)信機(jī)模塊和子組件、電路板以及系統(tǒng)。不僅能夠測(cè)試 PCIe 5.0,還能為新興的 PCIe 6.0技術(shù)探索發(fā)展路線,適用于物理層表征和合規(guī)性測(cè)試,它支持 PAM4 和 NRZ 信號(hào),以及高達(dá) 64 GBaud 的數(shù)據(jù)速率,覆蓋 400 GbE 標(biāo)準(zhǔn)的所有特性。